Please use this identifier to cite or link to this item: http://lib.kart.edu.ua/handle/123456789/10021
Full metadata record
DC FieldValueLanguage
dc.contributor.authorМирошник, Марина Анатольевна-
dc.contributor.authorКлименко, Любовь Анатольевна-
dc.contributor.authorПахомов, Юрий Васильевич-
dc.contributor.authorMiroshnyk, Maryna-
dc.contributor.authorKlymenko, Liybov-
dc.contributor.authorPakhomov, Y.V.-
dc.date.accessioned2022-07-10T08:04:11Z-
dc.date.available2022-07-10T08:04:11Z-
dc.date.issued2018-
dc.identifier.citationМирошник М. А. Методы автоматизации проектирования легкотестируемых компьютерных систем и устройств на основе цифровых автоматов / М. А. Мирошник, Л. А. Клименко, Ю. В. Пахомов // Інформаційно-керуючі системи на залізничному транспорті. - 2018. - № 4. - С. 3-10.uk_UA
dc.identifier.issn1681-4886 (рrint); 2413-3833 (online)-
dc.identifier.urihttp://lib.kart.edu.ua/handle/123456789/10021-
dc.description.abstractUA: Подано вдосконалені методи проектування легкотестованих цифрових пристроїв і математична модель кінцевих керуючих автоматів мовами опису апаратури. Актуальність роботи полягає в забезпеченні мінімальних додаткових витрат апаратури при автоматизованому проектуванні легкотестованих цифрових пристроїв, представлених моделями кінцевих керуючих автоматів мовами опису апаратури. Мета роботи полягає в розробленні процедури побудови моделей легкотестованих керуючих автоматів мовами опису апаратури та оцінюванні апаратурних витрат для різних способів введення апаратурної надмірності в HDL-моделі автоматів.uk_UA
dc.description.abstractEN: The relevance of the work is to provide minimal additional hardware costs during design automation of easy-tested digital devices, which are represented by models of control finite state machines on hardware description languages. description languages and estimate hardware costs for different methods of hardware redundancy introduction to HDL-models of finite state machines. The introduction to HDL-models of control finite state machines, which are presented in the form of the FSM template, hardware redundancy (additional fragments of the HDL-code), providing the forcing setting of finite state machine into an arbitrary state without the use of synchronizing sequences. For implementation of this approach, the method of FSM's state table extending is applied, which ensures the mode of bypassing of all nodes of FSM' state diagram in the diagnostic mode. To develop procedures of models’ constructing of easy-tested control finite state machines on hardware.-
dc.publisherУкраїнський державний університет залізничного транспортуuk_UA
dc.subjectкеруючий автоматuk_UA
dc.subjectтаблиця переходів-виходівuk_UA
dc.subjectзсувний регістрuk_UA
dc.subjectсканований шляхuk_UA
dc.subjectмова опису апаратуриuk_UA
dc.subjectСАПРuk_UA
dc.subjectActive-HDLuk_UA
dc.subjectXILINX ISEuk_UA
dc.subjectcontrol finite state machineuk_UA
dc.subjectstate tableuk_UA
dc.subjectshift registeruk_UA
dc.subjectscanned pathuk_UA
dc.subjecthardware description languageuk_UA
dc.subjectCADuk_UA
dc.subjectActive-HDLuk_UA
dc.subjectXILINX ISEuk_UA
dc.titleМетоды автоматизации проектирования легкотестируемых компьютерных систем и устройств на основе цифровых автоматовuk_UA
dc.title.alternativeMethods for automating the design of easily tested computer systems and devices based on digital automatauk_UA
dc.typeArticleuk_UA
Appears in Collections:№ 4

Files in This Item:
File Description SizeFormat 
Miroshnyk.pdf198.55 kBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.